Skip to content

Latest commit

 

History

History
187 lines (167 loc) · 4.12 KB

synth_stereo_neon.S

File metadata and controls

187 lines (167 loc) · 4.12 KB
 
Nov 10, 2019
Nov 10, 2019
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
/*
synth_stereo_neon: ARM NEON optimized synth (stereo specific version)
copyright 1995-2010 by the mpg123 project - free software under the terms of the LGPL 2.1
see COPYING and AUTHORS files in distribution or http://mpg123.org
initially written by Taihei Monma
*/
#include "mangle.h"
#define WINDOW r0
#define B0L r1
#define B0R r2
#define SAMPLES r3
/*
int synth_1to1_s_neon_asm(short *window, short *b0l, short *b0r, short *samples, int bo1);
return value: number of clipped samples
*/
#ifndef _M_ARM
.code 32
#endif
#ifndef __APPLE__
.fpu neon
#endif
.text
GLOBAL_SYMBOL ASM_NAME(synth_1to1_s_neon_asm)
#ifdef __ELF__
.type ASM_NAME(synth_1to1_s_neon_asm), %function
#endif
ALIGN4
ASM_NAME(synth_1to1_s_neon_asm):
push {r4-r6, lr}
vpush {q4-q7}
ldr r4, [sp, #80]
add WINDOW, WINDOW, #32
sub WINDOW, WINDOW, r4, lsl #1
mov r4, #4
mov r5, #64
1:
vld1.16 {d0-d3}, [WINDOW], r5
vld1.16 {d4-d7}, [WINDOW], r5
vld1.16 {d8-d11}, [B0L, :128]!
vld1.16 {d12-d15}, [B0R, :128]!
vld1.16 {d16-d19}, [B0L, :128]!
vld1.16 {d20-d23}, [B0R, :128]!
vmull.s16 q12, d0, d8
vmull.s16 q13, d0, d12
vmull.s16 q14, d4, d16
vmull.s16 q15, d4, d20
vmlal.s16 q12, d1, d9
vmlal.s16 q13, d1, d13
vmlal.s16 q14, d5, d17
vmlal.s16 q15, d5, d21
vmlal.s16 q12, d2, d10
vmlal.s16 q13, d2, d14
vmlal.s16 q14, d6, d18
vmlal.s16 q15, d6, d22
vmlal.s16 q12, d3, d11
vmlal.s16 q13, d3, d15
vmlal.s16 q14, d7, d19
vmlal.s16 q15, d7, d23
vpadd.i32 d24, d24, d25
vpadd.i32 d26, d26, d27
vpadd.i32 d28, d28, d29
vpadd.i32 d30, d30, d31
vpadd.i32 d24, d24, d26
vpadd.i32 d25, d28, d30
vqrshrn.s32 d0, q12, #13
vst1.16 {d0}, [SAMPLES]!
vld1.16 {d0-d3}, [WINDOW], r5
vld1.16 {d4-d7}, [WINDOW], r5
vld1.16 {d8-d11}, [B0L, :128]!
vld1.16 {d12-d15}, [B0R, :128]!
vld1.16 {d16-d19}, [B0L, :128]!
vld1.16 {d20-d23}, [B0R, :128]!
vmull.s16 q12, d0, d8
vmull.s16 q13, d0, d12
vmull.s16 q14, d4, d16
vmull.s16 q15, d4, d20
vmlal.s16 q12, d1, d9
vmlal.s16 q13, d1, d13
vmlal.s16 q14, d5, d17
vmlal.s16 q15, d5, d21
vmlal.s16 q12, d2, d10
vmlal.s16 q13, d2, d14
vmlal.s16 q14, d6, d18
vmlal.s16 q15, d6, d22
vmlal.s16 q12, d3, d11
vmlal.s16 q13, d3, d15
vmlal.s16 q14, d7, d19
vmlal.s16 q15, d7, d23
vpadd.i32 d24, d24, d25
vpadd.i32 d26, d26, d27
vpadd.i32 d28, d28, d29
vpadd.i32 d30, d30, d31
vpadd.i32 d24, d24, d26
vpadd.i32 d25, d28, d30
vqrshrn.s32 d0, q12, #13
vst1.16 {d0}, [SAMPLES]!
subs r4, r4, #1
bne 1b
mov r4, #4
mov r6, #-32
1:
vld1.16 {d0-d3}, [WINDOW], r5
vld1.16 {d4-d7}, [WINDOW], r5
vld1.16 {d8-d11}, [B0L, :128], r6
vld1.16 {d12-d15}, [B0R, :128], r6
vld1.16 {d16-d19}, [B0L, :128], r6
vld1.16 {d20-d23}, [B0R, :128], r6
vmull.s16 q12, d0, d8
vmull.s16 q13, d0, d12
vmull.s16 q14, d4, d16
vmull.s16 q15, d4, d20
vmlal.s16 q12, d1, d9
vmlal.s16 q13, d1, d13
vmlal.s16 q14, d5, d17
vmlal.s16 q15, d5, d21
vmlal.s16 q12, d2, d10
vmlal.s16 q13, d2, d14
vmlal.s16 q14, d6, d18
vmlal.s16 q15, d6, d22
vmlal.s16 q12, d3, d11
vmlal.s16 q13, d3, d15
vmlal.s16 q14, d7, d19
vmlal.s16 q15, d7, d23
vpadd.i32 d24, d24, d25
vpadd.i32 d26, d26, d27
vpadd.i32 d28, d28, d29
vpadd.i32 d30, d30, d31
vpadd.i32 d24, d24, d26
vpadd.i32 d25, d28, d30
vqrshrn.s32 d0, q12, #13
vst1.16 {d0}, [SAMPLES]!
vld1.16 {d0-d3}, [WINDOW], r5
vld1.16 {d4-d7}, [WINDOW], r5
vld1.16 {d8-d11}, [B0L, :128], r6
vld1.16 {d12-d15}, [B0R, :128], r6
vld1.16 {d16-d19}, [B0L, :128], r6
vld1.16 {d20-d23}, [B0R, :128], r6
vmull.s16 q12, d0, d8
vmull.s16 q13, d0, d12
vmull.s16 q14, d4, d16
vmull.s16 q15, d4, d20
vmlal.s16 q12, d1, d9
vmlal.s16 q13, d1, d13
vmlal.s16 q14, d5, d17
vmlal.s16 q15, d5, d21
vmlal.s16 q12, d2, d10
vmlal.s16 q13, d2, d14
vmlal.s16 q14, d6, d18
vmlal.s16 q15, d6, d22
vmlal.s16 q12, d3, d11
vmlal.s16 q13, d3, d15
vmlal.s16 q14, d7, d19
vmlal.s16 q15, d7, d23
vpadd.i32 d24, d24, d25
vpadd.i32 d26, d26, d27
vpadd.i32 d28, d28, d29
vpadd.i32 d30, d30, d31
vpadd.i32 d24, d24, d26
vpadd.i32 d25, d28, d30
vqrshrn.s32 d0, q12, #13
vst1.16 {d0}, [SAMPLES]!
subs r4, r4, #1
bne 1b
mov r0, #0
vpop {q4-q7}
pop {r4-r6, pc}
NONEXEC_STACK